單項(xiàng)選擇題下面關(guān)于異步傳輸總線的敘述中,不正確的是()

A.需要應(yīng)答信號(hào)
B.需用一個(gè)公共的時(shí)鐘信號(hào)進(jìn)行同步
C.全互鎖方式的可靠性最高
D.掛接在總線上的各部件可以有較大的速度差異


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題以下有關(guān)總線標(biāo)準(zhǔn)的敘述中,錯(cuò)誤的是()

A.引入總線標(biāo)準(zhǔn)便于機(jī)器擴(kuò)充和新設(shè)備的添加
B.主板上的處理器總線和存儲(chǔ)器總線一般是特定的專用總線
C.I/O總線通常是標(biāo)準(zhǔn)總線
D.PCI總線沒(méi)有EISA/ISA總線的速度快

3.單項(xiàng)選擇題下面有關(guān)總線的敘述中,不正確的是()

A.總線是一組共享的信息傳輸線
B.系統(tǒng)總線中有地址、數(shù)據(jù)和控制三組傳輸線
C.同步總線中一定有一根時(shí)鐘線,用于所有設(shè)備的定時(shí)
D.系統(tǒng)總線始終由CPU控制和管理

4.單項(xiàng)選擇題對(duì)于低速輸入輸出設(shè)備,應(yīng)當(dāng)選用的通道是()

A.數(shù)組多路通道
B.字節(jié)多路通道
C.選擇通道
D.DMA專用通道

5.單項(xiàng)選擇題主機(jī)與外設(shè)傳輸數(shù)據(jù)時(shí),采用()對(duì)CPU打擾最少。

A.程序中斷控制傳送
B.DMA控制傳送
C.程序查詢控制傳送
D.通道控制傳送

最新試題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:?jiǎn)雾?xiàng)選擇題

刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。

題型:?jiǎn)雾?xiàng)選擇題

已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無(wú)論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。

題型:?jiǎn)柎痤}

計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。

題型:多項(xiàng)選擇題

在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫(xiě)的程序可以由()進(jìn)行解釋。

題型:?jiǎn)雾?xiàng)選擇題

寫(xiě)出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題

已知定點(diǎn)小數(shù)的真值X=-0.1001,寫(xiě)出[X]反,正確結(jié)果為()。

題型:?jiǎn)雾?xiàng)選擇題