A.乘法器
B.先行進(jìn)位鏈
C.指令緩沖器
D.條件碼寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.線性陣列
B.超立方體
C.搏動式陣列
A.不下降
B.下降
C.不能確定
A.近期最少使用算法
B.最優(yōu)替換算法
C.先進(jìn)先出算法
A.虛地址
B.實(shí)地址
C.變換地址
A.主存-輔存
B.Cache-主存
C.Cache-輔存
最新試題
計(jì)算機(jī)上程序執(zhí)行的時(shí)間越少速度就越快,性能就越好。
R4000處理器是一種流水線處理器,它所實(shí)現(xiàn)的MIPS-3指令集是一種和DLX類似的32位指令集。
假設(shè)Cache大小為8塊、主存大小為16塊,都從0開始編號。若采用直接映象,則塊號為10的主存塊可以放入到塊號為()的Cache塊。
有一個(gè)采用目錄協(xié)議的多處理機(jī),由4個(gè)結(jié)點(diǎn)a、b、c、d構(gòu)成。若a、c、d分別讀訪問了存儲塊11,則該塊的目錄項(xiàng)中的共享集為()。
存儲器的主要性能:速度、容量、價(jià)格。
在串行I/O無法滿足性能需求的情況,通過多個(gè)I/O通道并行訪問多個(gè)磁盤的方法就成了很自然的想法,即并行I/O技術(shù)。
()不屬于MIPS的尋址方式。
計(jì)算機(jī)系統(tǒng)為改善CPU與處理器之間的速度匹配問題,在CPU和主存儲器之間加入一個(gè)高速、小容量的緩沖存儲器Cache,構(gòu)成Cache-主存儲器的存儲系統(tǒng)。
在存儲層次中,平均訪存時(shí)間與()有關(guān)。
動態(tài)分支預(yù)測技術(shù)要解決好以下問題()。