問答題假設有一段程序的核心模塊中有五條分支指令,該模塊將會被執(zhí)行成千上萬次,在其中一次執(zhí)行過程中,五條分支指令的實際執(zhí)行情況如下(T:Taken;N:notTaken)。 分支指令1(B1):T–T–T。 分支指令2(B2):N–N–N–N。 分支指令3(B3):T–N–T–N–T–N。 分支指令4(B4):T–T–T–N–T。 分支指令5(B5):T–T–N–T–T–N–T。 假定各個分支指令在每次模塊執(zhí)行過程中實際執(zhí)行情況都一樣,并且動態(tài)預測時,每個分支指令都有各自的預測表項,每次執(zhí)行時的初始預測位都相同。請給出以下幾種預測方案的預測準確率。靜態(tài)預測,總是預測轉移(Taken)。

您可能感興趣的試卷

你可能感興趣的試題

最新試題

在計算機存儲層次結構中,以下哪種存儲器技術能同時具備高速訪問、低功耗和大容量?()

題型:單項選擇題

硬件堆棧是由CPU內部的一組串聯(lián)的()組成的。

題型:單項選擇題

刷新控制電路的主要任務是解決刷新和()之間的矛盾。

題型:單項選擇題

從給定的選項中選擇你認為正確的一項。A.讀取指令B.指令譯碼C.下一條指令地址的計算D.數(shù)據(jù)計算E.控制器設計簡單F.控制器設計復雜(1)一個指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點是()。(5)指令流水線方式是提高計算機硬件性能的重要技術和有效措施,但它的()。

題型:問答題

若I/O類指令采用獨立編址,對系統(tǒng)帶來的影響主要是()。

題型:單項選擇題

從給定的選項中選擇你認為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設計與實現(xiàn)()。(4)為了獲得快一些的運行速度,控制器部件應選擇()。(5)()是微程序控制器的核心部件。

題型:問答題

寫出X=10111101的補碼表示,正確結果為()。

題型:單項選擇題

在現(xiàn)代計算機系統(tǒng)的多級層次結構中,用機器指令編寫的程序可以由()進行解釋。

題型:單項選擇題

從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。

題型:單項選擇題

已知X=10111001,Y=-00101011,求[X +Y]補,正確結果為()。

題型:單項選擇題