CPU的地址總線16根(A15-A0,A0是低位),雙向數(shù)據(jù)總線16根(D15-D0),控制總線中與主存有關(guān)的信號(hào)有\(zhòng)MREQ(允許訪存,低電平有效),R/W(高電平讀命令,低電平寫命令)。主存地址空間分配如下:0~8191為系統(tǒng)程序區(qū),由EPROM芯片組成,從8192起一共32k地址空間為用戶程序區(qū),最后(最大地址)4k地址空間為系統(tǒng)程序工作區(qū)。上述地址為10進(jìn)制,按字編址?,F(xiàn)有如下芯片:
請(qǐng)從上述芯片中選擇芯片設(shè)計(jì)該計(jì)算機(jī)主存儲(chǔ)器,畫出主存邏輯框圖,注意畫選片邏輯(可選用門電路及譯碼器)。
圖中所示為雙總線結(jié)構(gòu)機(jī)器的數(shù)據(jù)通路,各構(gòu)成部件如圖,線上標(biāo)注有小圈表示有控制信號(hào),未標(biāo)字符的線為直通線?!癆DD R2,R0”指令完成(R0)+(R2)→R0的功能操作,畫出其指令周期流程圖。
將ADD指令的執(zhí)行過(guò)程用方框圖語(yǔ)言來(lái)表示就是