A.統(tǒng)一數(shù)據(jù)模型和統(tǒng)一設(shè)計 B.版本控制 C.協(xié)同設(shè)計 D.PCB.FPGA.嵌入式各個設(shè)計域的多樣化
A.檢查原理圖符號與PCB封裝是否匹配 B.檢查是否有重復(fù)的元件位號和UniqueID.保證項目中元件的唯一性 C.檢查元件是否有重合的焊盤和封裝,是否有短路銅皮、鏡像元件等 D.檢查元件是否與項目中的設(shè)計規(guī)則有沖突
A.為網(wǎng)絡(luò)命名有意義的標號并組合相關(guān)聯(lián)的信號 B.需要多原理圖完成一個設(shè)計時,應(yīng)使用多張原理圖平面化拼接的設(shè)計方法 C.應(yīng)盡可能復(fù)用電路模塊 D.應(yīng)使用標注和指示來規(guī)定設(shè)計意圖及約束信息