您可能感興趣的試卷
你可能感興趣的試題
8086系統(tǒng)中若訪問奇存儲(chǔ)體的一個(gè)字節(jié)單元,則此時(shí)與A0是()狀態(tài)。
A.0,1
B.1,0
C.0,0
D.1,1
A.16
B.32
C.64
D.128
A.1
B.2
C.3
D.4
若8086中,當(dāng)=0,=0,=1時(shí),CPU完成的操作是()
A.存儲(chǔ)器寫
B.I/O寫
C.存儲(chǔ)器讀
D.I/O讀
A.IF=1,沒有完成當(dāng)前指令
B.IF=1,完成當(dāng)前指令后
C.IF=0,完成當(dāng)前指令后
D.IF=0,沒有完成當(dāng)前指令
最新試題
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。