在下圖中,假定總線傳輸延遲和ALU運(yùn)算時間分別是20ps和200ps,寄存器建立時間為10ps,寄存器保持時間為5ps,寄存器的鎖存延遲(Clk-to-Qtime)為4ps,控制信號的生成延遲(Clk-to-signaltime)為7ps,三態(tài)門接通時間為3ps,則從當(dāng)前時鐘到達(dá)開始算起,完成以下操作的最短時間是多少?各需要幾個時鐘周期?
您可能感興趣的試卷
你可能感興趣的試題
最新試題
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號的字符編碼方案。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。
存儲在能永久保存信息的器件中的程序被稱為()。
由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。
()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。