A.00
B.10
C.01
D.11
您可能感興趣的試卷
你可能感興趣的試題
A.雙總線結(jié)構(gòu)
B.單總線結(jié)構(gòu)
C.三總線結(jié)構(gòu)
D.以上都正確
A.簡(jiǎn)化運(yùn)算器的設(shè)計(jì)
B.提高運(yùn)算的精度
C.原碼計(jì)算無(wú)法實(shí)現(xiàn)減法運(yùn)算
D.硬件只能識(shí)別補(bǔ)碼
A.-4
B.252
C.-252
D.4
A.原碼和補(bǔ)碼
B.原碼和反碼
C.移碼和補(bǔ)碼
D.只有補(bǔ)碼
A.原碼
B.反碼
C.補(bǔ)碼
D.移碼
最新試題
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫(xiě)出[X]反,正確結(jié)果為()。
()又稱為萬(wàn)國(guó)碼,是由許多語(yǔ)言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號(hào)的字符編碼方案。
主存儲(chǔ)器通常由以下哪些部分組成?()
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
在計(jì)算機(jī)存儲(chǔ)層次結(jié)構(gòu)中,以下哪種存儲(chǔ)器技術(shù)能同時(shí)具備高速訪問(wèn)、低功耗和大容量?()
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。