假定主存和CPU之間連接的同步總線具有以下特性:支持4字塊和16字塊(字長(zhǎng)32位)兩種長(zhǎng)度的突發(fā)傳送,總線時(shí)鐘頻率為200MHz,總線寬度為64位,每個(gè)64位數(shù)據(jù)的傳送需1個(gè)時(shí)鐘周期,向主存發(fā)送一個(gè)地址需要1個(gè)時(shí)鐘周期,每個(gè)總線事務(wù)之間有2個(gè)空閑時(shí)鐘周期。
若訪問(wèn)主存時(shí)最初四個(gè)字的存取時(shí)間為200ns,隨后每存取一個(gè)四字的時(shí)間是20ns,則在4字塊和16字塊兩種傳輸方式下,該總線上傳輸256個(gè)字時(shí)的數(shù)據(jù)傳輸率分別是多少?你能從計(jì)算結(jié)果中得到什么結(jié)論?您可能感興趣的試卷
你可能感興趣的試題
最新試題
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過(guò)該級(jí)語(yǔ)言來(lái)了解和使用。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
軟件堆棧在工作中()移動(dòng)。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來(lái)的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問(wèn)的寄存器。(4)CPU通過(guò)()可以從有關(guān)端口讀取信息。(5)CPU也可以通過(guò)()把信息寫入有關(guān)端口。
計(jì)算機(jī)中機(jī)器訪問(wèn)的最小單位被稱為()。
()又稱為萬(wàn)國(guó)碼,是由許多語(yǔ)言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號(hào)的字符編碼方案。