A.數(shù)據(jù)段
B.附加段
C.堆棧段
您可能感興趣的試卷
你可能感興趣的試題
A.寄存器尋址方式
B.基址尋址方式
C.寄存器間接尋址方式
A.AND AX,0FFFFH
B.MOV AX,0FFFFH
C.OR AX,0FFFFH
D.ADD AX,0FFFFH
A.適用于中、低速I/O設(shè)備操作
B.傳輸數(shù)據(jù)量小、偶發(fā)的
C.硬件電路比較復(fù)雜,通常用中斷控制器進行管理
D.比查詢傳送方式實時性強
A.奇地址:數(shù)據(jù)輸入端口、控制端口
B.奇地址:狀態(tài)端口、控制端口
C.偶地址:狀態(tài)端口、控制端口
D.偶地址:數(shù)據(jù)輸入端口、控制端口
A.全雙工
B.通信方式
C.數(shù)據(jù)格式
D.輸入寄存器滿
最新試題
輸入還是輸出所用到的地址總是對端口而言的,也是對接口部件而言的。
端口地址譯碼就是把來自地址總線上的地址代碼翻譯成所需要范圍的端口選擇信號。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號是為了保證數(shù)據(jù)傳輸?shù)恼_性。
中斷系統(tǒng)的目的包括下列的()。
8086系統(tǒng)采用存儲器分體結(jié)構(gòu),偶地址數(shù)據(jù)由數(shù)據(jù)線()傳送,奇地址數(shù)據(jù)由數(shù)據(jù)線()傳送。
CMP功能和SUB一樣,都是做減法,結(jié)果送目標(biāo)操作數(shù)。
全譯碼的優(yōu)點是每個芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
已知BX的內(nèi)容為無符號數(shù)1234H,執(zhí)行程序SHL BX,1后,BX的內(nèi)容為2468H。
在8086系統(tǒng)中,一條指令最多以()個字節(jié)的代碼形式存在于存儲器的碼段中。
執(zhí)行PUSH/POP指令時,段基址由()提供。