A.TF,DF
B.IF,TF
C.IF,DF
D.TF,ZF
您可能感興趣的試卷
你可能感興趣的試題
A.每個(gè)段都是獨(dú)立尋址的邏輯單元,用于存放程序和數(shù)據(jù)
B.每個(gè)段的最大限制為64KB
C.每一個(gè)邏輯段的段內(nèi)地址位數(shù)為16位
D.一個(gè)存儲(chǔ)單元除具有一個(gè)唯一的物理地址外,還具有唯一對應(yīng)的邏輯地址
A.1234H
B.3456H
C.5634H
D.3412H
A.0
B.1
C.8
D.16
A.管理8086與系統(tǒng)總線的接口
B.負(fù)責(zé)CPU對存儲(chǔ)器和外設(shè)進(jìn)行訪問
C.負(fù)責(zé)指令的譯碼、執(zhí)行和數(shù)據(jù)的運(yùn)算
D.負(fù)責(zé)存儲(chǔ)數(shù)據(jù)
A.OF
B.IF
C.AF
D.PF
最新試題
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
現(xiàn)代PC機(jī)中多采用可編程中斷控制器(如8259A)來處理中斷優(yōu)先級問題。
指令MOV [DI],[SI]是錯(cuò)誤的,其錯(cuò)誤的原因是存儲(chǔ)器到存儲(chǔ)器傳送。
定義字節(jié)變量的偽指令是(),匯編后,該變量以字節(jié)為單位分配存儲(chǔ)單元。
全譯碼的優(yōu)點(diǎn)是每個(gè)芯片的地址范圍是唯一確定,而且各片之間是連續(xù)的,譯碼電路比較簡單。
在8086系統(tǒng)中,一條指令最多以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
8086中斷向量表中最多容納256個(gè)中斷向量。
為了節(jié)省地址空間,將數(shù)據(jù)輸入端口和數(shù)據(jù)輸出端口對應(yīng)同一個(gè)端口地址。但是,狀態(tài)端口和控制端口不常用同一個(gè)端口地址。
接口電路按傳送數(shù)據(jù)的方式可分為:通用接口和專用接口。
8086CPU段基址來源于CS、DS、SS、ES、IP。