A.256位
B.16位
C.8位
D.7位
您可能感興趣的試卷
你可能感興趣的試題
A.66MB/s
B.1056MB/s
C.132MB/s
D.528MB/s
A.需要應(yīng)答信號(hào)
B.需用一個(gè)公共的時(shí)鐘信號(hào)進(jìn)行同步
C.全互鎖方式的可靠性最高
D.掛接在總線上的各部件可以有較大的速度差異
A.引入總線標(biāo)準(zhǔn)便于機(jī)器擴(kuò)充和新設(shè)備的添加
B.主板上的處理器總線和存儲(chǔ)器總線一般是特定的專用總線
C.I/O總線通常是標(biāo)準(zhǔn)總線
D.PCI總線沒(méi)有EISA/ISA總線的速度快
A.I/O端口號(hào)
B.外部設(shè)備號(hào)
C.外存地址
D.都不是
A.總線是一組共享的信息傳輸線
B.系統(tǒng)總線中有地址、數(shù)據(jù)和控制三組傳輸線
C.同步總線中一定有一根時(shí)鐘線,用于所有設(shè)備的定時(shí)
D.系統(tǒng)總線始終由CPU控制和管理
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過(guò)()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過(guò)一個(gè)()送到被控制部件。(3)相對(duì)硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無(wú)法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來(lái)判斷。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
若I/O類指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點(diǎn)數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對(duì)于同一個(gè)數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號(hào)位相反。(2)浮點(diǎn)數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點(diǎn)的位置可以在數(shù)據(jù)位移動(dòng)的數(shù)據(jù)稱為()。(4)浮點(diǎn)數(shù)的溢出,是由其()是否溢出表現(xiàn)出來(lái)的。(5)在實(shí)用中把浮點(diǎn)數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項(xiàng)處理稱之為()。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
計(jì)算機(jī)的I/O接口是()之間的交接界面。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場(chǎng)所是()。