如圖,假定總線傳輸延遲和ALU運(yùn)算時(shí)間分別是20ps和200ps,寄存器建立時(shí)間為10ps,寄存器保持時(shí)間為5ps,寄存器的鎖存延遲(Clk-to-Q time)為4ps,控制信號(hào)的生成延遲(Clk-to-signal time)為7ps,三態(tài)門接通時(shí)間為3ps,則從當(dāng)前時(shí)鐘到達(dá)開(kāi)始算起,完成以下操作的最短時(shí)間是多少?各需要幾個(gè)時(shí)鐘周期?
將程序計(jì)數(shù)器PC加1
您可能感興趣的試卷
最新試題
若Cache的4個(gè)塊號(hào)為C0、C1、C2和C3,列出程序執(zhí)行過(guò)程中的Cache塊地址流。
假設(shè)在3000次訪存中,第一級(jí)Cache不命中110次,第二級(jí)Cache不命中55次。試問(wèn):在這種情況下,該Cache系統(tǒng)的局部不命中率和全局不命中率各是多少?
至少要分配給該程序多少個(gè)主存頁(yè)面才能獲得最高的命中率?
如果把一條指令的執(zhí)行過(guò)程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運(yùn)算和寫回結(jié)果等)三個(gè)階段,并采用三級(jí)流水線。仍然要采用指令取消技術(shù),請(qǐng)修改上面的程序。
若采用LRU替換算法,計(jì)算Cache的塊命中率。
若在程序執(zhí)行過(guò)程中,每從主存裝入一塊到Cache,平均要對(duì)這個(gè)塊訪問(wèn)16次,計(jì)算在這種情況下的Cache命中率。
求出流水線的最優(yōu)調(diào)度策略及最小平均延遲時(shí)間和流水線的最大吞吐率。
若對(duì)數(shù)字0~9和空格采用二進(jìn)制編碼,試設(shè)計(jì)編碼平均長(zhǎng)度最短的編碼。
浮點(diǎn)數(shù)系統(tǒng)使用的階碼基值re=2,階值位數(shù)q=2,尾數(shù)基值rm=10,尾數(shù)位數(shù)p′=1,即按照使用的二進(jìn)制位數(shù)來(lái)說(shuō),等價(jià)于p=4。計(jì)算在非負(fù)階、正尾數(shù)、規(guī)格化情況下的最小尾數(shù)值、最大尾數(shù)值、最大階值、可表示的最小值和最大值及可表示數(shù)的個(gè)數(shù)。
在編號(hào)分別為0,1,2,……,9的16個(gè)處理器之間,要求按下列配對(duì)通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。試選擇所用互連網(wǎng)絡(luò)類型、控制方式,并畫出該互連網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu)和各級(jí)的交換開(kāi)關(guān)狀態(tài)圖。