A.高速緩存存儲(chǔ)器
B.總線
C.寄存器
D.I/O設(shè)備
您可能感興趣的試卷
你可能感興趣的試題
A.優(yōu)化程序性能
B.理解鏈接時(shí)出現(xiàn)的錯(cuò)誤
C.避免安全漏洞
D.避免出現(xiàn)算法錯(cuò)誤
A.預(yù)處理器->匯編器->編譯器->鏈接器
B.預(yù)處理器->編譯器->匯編器->鏈接器
C.編譯器->預(yù)處理器->鏈接器->匯編器
D.預(yù)處理器->編譯器->鏈接器->匯編器
A.256 22 8 2
B.256 24 5 3
C.32 22 5 3
D.32 24 8 2
A.不同存儲(chǔ)器技術(shù)的訪問(wèn)時(shí)間差異很大,速度較快的技術(shù)每字節(jié)的成本要比速度較慢的技術(shù)高,而且容量較小
B.不同存儲(chǔ)器技術(shù)的訪問(wèn)時(shí)間差異很小,CPU和主存之間的速度差距在增大
C.速度較快的存儲(chǔ)器技術(shù)毎字節(jié)的成本要比速度較慢的技術(shù)高,而且容量更大,CPU和主存之間的速度差距在減小
D.不同存儲(chǔ)器技術(shù)的訪問(wèn)時(shí)間差異很大,CPU和主存之間的速度差距在減小
A.重復(fù)引用一個(gè)變量的程序具有好的時(shí)間局部性
B.對(duì)于具有步長(zhǎng)為k的引用模式的程序,步長(zhǎng)越小,空間局部性越好
C.具有步長(zhǎng)為1的引用模式的程序有很好的空間局部性。在存儲(chǔ)器中以大步長(zhǎng)跳來(lái)跳去的程序空間局部性會(huì)很差
D.對(duì)于取指令來(lái)說(shuō),循環(huán)有很好的時(shí)間和空間局部性。循環(huán)體越大,循環(huán)迭代次數(shù)越多,局部性越好
最新試題
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒(méi)有外加電源供電,使得RAM成為了()。
動(dòng)態(tài)MOS記憶單元是靠MOS電路中的柵極()來(lái)存儲(chǔ)信息的。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫(xiě)出[X]反,正確結(jié)果為()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,Y=0.1101,求[X -Y]補(bǔ),正確結(jié)果為()。
軟件堆棧在工作中()移動(dòng)。
()又稱(chēng)為萬(wàn)國(guó)碼,是由許多語(yǔ)言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號(hào)的字符編碼方案。
若I/O類(lèi)指令采用獨(dú)立編址,對(duì)系統(tǒng)帶來(lái)的影響主要是()。
()又稱(chēng)字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
寫(xiě)出X=10111101的補(bǔ)碼表示,正確結(jié)果為()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。